• 首页
  • 本馆介绍
  • 公告通知
  • 最新文献
  • 馆藏检索
  • 电子资源
  • 读者导购
  • 参考咨询
  • 我的图书馆
  • 登录
  • 详细信息显示
  • 放入我的书架
  • 预约/预借图书
  • 作者相关作品
  • 分类相关作品
  • 丛书相关作品
  • 出版社相关作品

书目信息

  • 表格格式
  • 工作单格式
  • 卡片格式
题名:
基于Quartus Prime的FPGA/CPLD数字系统设计实例
    
 
作者: 周润景 , 南志贤 , 张玉光 编著
分册:  
出版信息: 北京   电子工业出版社  2018
页数: 468页
开本: 26cm
丛书名:
单 册:
中图分类: TP332.1
科图分类:
主题词: 可编程序逻辑阵列--系统设计
电子资源:
ISBN: 978-7-121-34919-5
000 01179nam0 2200289 450
001 1951908491
005 20191015142556.46
010    @a978-7-121-34919-5@dCNY99.00
049    @aA330000ZJL@bUCS01009230416@c3393645
100    @a20180914d2018 em y0chiy0110 ea
101 0  @achi
102    @aCN@b110000
105    @ay z 000yy
200 1  @a基于Quartus Prime的FPGA/CPLD数字系统设计实例@9ji yu Quartus Prime de FPGA/CPLD shu zi xi tong she ji shi li@b专著@f周润景,南志贤,张玉光编著
205    @a4版
210    @a北京@c电子工业出版社@d2018
215    @a468页@d26cm
300    @aEDA应用技术
330    @a本书以Altera公司全新推出的Quartus Prime16.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,介绍了采用Quartus Prime16.1进行数字系统开发的设计流程、设计思想和设计技巧。
606 0  @a可编程序逻辑阵列@x系统设计
610 0  @aFPGA/CPLD
690    @aTP332.1@v5
701  0 @a周润景@9zhou run jing@f(1965-)@4编著
701  0 @a南志贤@9nan zhi xian@4编著
701  0 @a张玉光@9zhang yu guang@4编著
801  0 @aCN@bzjlib@c20181011
905    @a241250@dTP332.1@e19=4
    
    基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景,南志贤,张玉光编著.-4版.-北京:电子工业出版社,2018
    468页;26cm
    EDA应用技术
    
    ISBN 978-7-121-34919-5:CNY99.00
    本书以Altera公司全新推出的Quartus Prime16.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,介绍了采用Quartus Prime16.1进行数字系统开发的设计流程、设计思想和设计技巧。
●
相关链接


正题名:基于Quartus Prime的FPGA/CPLD数字系统设计实例     索取号:TP332.1/19=4         预约/预借

序号 登录号 条形码 馆藏地/架位号 状态 备注
1 1855699   218556998   样本书库/ [索取号:TP332.1/19=4] 在馆    
2 1855700   218557005   理科库/ [索取号:TP332.1/19=4] 在馆    
3 1855701   218557014   理科库/ [索取号:TP332.1/19=4] 在馆    
商丘师范学院图书馆 欢迎您!
大连网信软件有限公司© 版权所有