书目信息 |
题名: |
IC芯片设计中的静态时序分析实践
|
|
作者: | 巴斯卡尔 , 查达 著 ;刘斐然 译 | |
分册: | ||
出版信息: | 北京 机械工业出版社 2022 |
|
页数: | 14,346页 | |
开本: | 24cm | |
丛书名: | ||
单 册: | ||
中图分类: | TN402 | |
科图分类: | ||
主题词: | IC卡--芯片--设计 | |
电子资源: | ||
ISBN: | 978-7-111-70686-1 |
000 | 01452nam0 2200313 450 | |
001 | 134269137 | |
005 | 20130101011205.37 | |
010 | @a978-7-111-70686-1@dCNY135.00 | |
049 | @aA330300WZL@bUCS01011490606@c2006038860 | |
100 | @a20220909d2022 em y0chiy0110 ea | |
101 | 1 | @achi@ceng |
102 | @aCN@b110000 | |
105 | @aa z 000yy | |
200 | 1 | @aIC芯片设计中的静态时序分析实践@9IC xin pian she ji zhong de jing tai shi xu fen xi shi jian@b专著@f(美)J. 巴斯卡尔(J. Bhasker),(美)拉凯什·查达(Rakesh Chadha)著@g刘斐然译 |
210 | @a北京@c机械工业出版社@d2022 | |
215 | @a14,346页@c图@d24cm | |
300 | @aIC工程师精英课堂 | |
312 | @a封面英文题名:Static timing analysis for nanometer designs: a practical approach | |
330 | @a本书开篇介绍了什么是STA以及为什么要进行STA;明确学习目标后,接下来讲解标准单元库和互连寄生参数;在搭建好STA环境后,就进入了真正的时序检查:建立时间和保持时间;随后进一步介绍了如何处理接口时序、如何处理串扰,以及验证的鲁棒性问题;最后,介绍了SDC、SDF、SPEF这3种常用的文件格式。 | |
510 | 1 | @aStatic timing analysis for nanometer designs@ea practical approach@zeng |
606 | 0 | @aIC卡@x芯片@x设计 |
690 | @aTN402@v5 | |
701 | 0 | @c(美)@a巴斯卡尔@9ba si ka er@c(Bhasker, J.)@4著 |
701 | 0 | @c(美)@a查达@9cha da@c(Chadha, Rakesh)@4著 |
702 | 0 | @a刘斐然@9liu fei ran@4译 |
801 | 0 | @aCN@bWT@c20220913 |
801 | 2 | @aCN@bOLCC @c20230423 |
801 | 2 | @aCN@bA330300WZL@c20220913 |
905 | @a241250@dTN402@e17 | |
IC芯片设计中的静态时序分析实践/(美)J. 巴斯卡尔(J. Bhasker),(美)拉凯什·查达(Rakesh Chadha)著/刘斐然译.-北京:机械工业出版社,2022 |
14,346页:图;24cm |
IC工程师精英课堂 |
ISBN 978-7-111-70686-1:CNY135.00 |
本书开篇介绍了什么是STA以及为什么要进行STA;明确学习目标后,接下来讲解标准单元库和互连寄生参数;在搭建好STA环境后,就进入了真正的时序检查:建立时间和保持时间;随后进一步介绍了如何处理接口时序、如何处理串扰,以及验证的鲁棒性问题;最后,介绍了SDC、SDF、SPEF这3种常用的文件格式。 |
● |
相关链接 |
正题名:IC芯片设计中的静态时序分析实践
索取号:TN402/17
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 1976051 | 219760514 | 样本书库/ [索取号:TN402/17] | 在馆 | |
2 | 1976052 | 219760523 | 理科库/ [索取号:TN402/17] | 在馆 | |
3 | 1976053 | 219760532 | 理科库/ [索取号:TN402/17] | 在馆 |